一种产生时钟脉冲的电路
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方专利
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

专利专题

一种产生时钟脉冲的电路

引用
本实用新型公开一种产生时钟脉冲的电路,输入模块设置为直接或对输入时钟信号进行反相后输出至第一节点;主逻辑模块设置为对输入的第一和第二节点的信号进行先与后非的逻辑操作并输出至第三节点;第一延时选择模块设置为根据第一控制信号从多个第一延时子电路中选择一个的输出信号输出至第四节点;不同第一延时子电路设置为对第三节点的信号进行不同时长的延时处理;反馈模块设置为对输入的第一节点、第二节点和第四节点的信号进行组合逻辑处理后反馈至第二节点;第一输出模块设置为直接或者对第三节点的信号进行反相后作为第一输出时钟信号进行输出。本实用新型的方案能生成脉宽可调的时钟脉冲信号,增强了时钟脉冲信号的使用灵活性和多样性。

实用新型

CN202321880645.X

2023-07-17

CN220325603U

2024-01-09

H03K3/02(2006.01)

声龙(新加坡)私人有限公司

臧一玮

新加坡加冷路10号#09-11

北京安信方达知识产权代理有限公司

胡艳华%解婷婷

新加坡;SG

1.一种产生时钟脉冲的电路,包括:输入模块、主逻辑模块、第一延时选择模块、反馈模块和第一输出模块; 所述输入模块,设置为直接将输入时钟信号输出至第一节点,或者对输入时钟信号进行反相后输出至第一节点; 所述主逻辑模块,设置为对输入的第一节点的信号和第二节点的信号进行先与后非的逻辑操作,将逻辑操作的结果输出至第三节点; 所述第一延时选择模块,设置为根据第一控制信号从多个第一延时子电路中选择一个目标第一延时子电路,将所述目标第一延时子电路的输出信号输出至第四节点;其中,不同的第一延时子电路设置为对第三节点的信号进行不同时长的延时处理; 所述反馈模块,设置为对输入的第一节点的信号、第二节点的信号和第四节点的信号进行组合逻辑处理后反馈至第二节点; 所述第一输出模块,设置为直接将第三节点的信号作为第一输出时钟信号进行输出,或者对第三节点的信号进行反相后作为第一输出时钟信号进行输出。 2.根据权利要求1所述的电路,其特征在于: 所述产生时钟脉冲的电路还包括:第二延时选择模块和第二输出模块; 所述第二延时选择模块,设置为根据第二控制信号从多个第二延时子电路中选择一个目标第二延时子电路,将所述目标第二延时子电路的输出信号输出至第五节点;其中,不同的第二延时子电路设置为对第三节点的信号进行不同时长的延时处理; 所述第二输出模块,设置为直接将第五节点的信号作为第二输出时钟信号进行输出,或者对第三节点的信号进行反相后作为第二输出时钟信号进行输出。 3.根据权利要求1或2所述的电路,其特征在于: 所述主逻辑模块包括第一逻辑单元,所述第一逻辑单元的第一输入端连接第一节点,所述第一逻辑单元的第二输入端连接第二节点,所述第一逻辑单元的输出端连接第三节点;其中,所述第一逻辑单元包括与非门。 4.根据权利要求3所述的电路,其特征在于: 所述反馈模块包括第二逻辑单元和第三逻辑单元,所述第二逻辑单元的第一输入端连接第四节点,所述第二逻辑单元的第二输入端连接第二节点,所述第二逻辑单元的输出端连接第三逻辑单元的第一输入端;所述第三逻辑单元的第二输入端连接第一节点,所述第三逻辑单元的输出端连接第二节点;其中,所述第二逻辑单元和第三逻辑单元均为与非门,或者所述第二逻辑单元和第三逻辑单元均为或非门。 5.根据权利要求1或2所述的电路,其特征在于: 所述第一延时选择模块包括第一多路选择单元和多个第一延时子电路,所述第一多路选择单元的多个输入端与多个第一延时子电路的输出端一一对应连接,所述第一多路选择单元设置为在第一控制信号的控制下从多个第一延时子电路中选择一个第一延时子电路的输出信号输出至第四节点。 6.根据权利要求2所述的电路,其特征在于: 所述第二延时选择模块包括第二多路选择单元和多个第二延时子电路,所述第二多路选择单元的多个输入端与多个第二延时子电路的输出端一一对应连接,所述第二多路选择单元设置为在第二控制信号的控制下从多个第二延时子电路中选择一个第二延时子电路的输出信号输出至第五节点。 7.根据权利要求5所述的电路,其特征在于: 所述第一多路选择单元包括N级级联的第一选择器D1,第j级包括至多2N-j个第一选择器D1; 第1级的不同第一选择器连接数量不同的延时单元,从第2级开始,前一级的第一选择器的输出作为后一级的第一选择器的输入; 所述第一控制信号由N根控制信号线承载,第j根控制信号线对应连接至第j级的每个第一选择器;所述第一选择器为二选一选择器;1≤j≤N。 8.根据权利要求6所述的电路,其特征在于: 所述第二多路选择单元包括N级级联的第二选择器,第j级包括至多2N-j个第二选择器; 第1级的不同第二选择器连接数量不同的延时单元,从第2级开始,前一级的第二选择器的输出作为后一级的第二选择器的输入; 所述第二控制信号由N根控制信号线承载,第j根控制信号线对应连接至第j级的每个第二选择器;所述第二选择器为二选一选择器;1≤j≤N。 9.根据权利要求7或8所述的电路,其特征在于: 所述延时单元包括成对的反相器。 10.根据权利要求7或8所述的电路,其特征在于: 所述延时单元包括缓冲器。
相关文献
评论
法律状态详情>>
相关作者
相关机构