D触发器控制电路及D触发器
本实用新型公开了一种D触发器控制电路及D触发器,涉及集成电路技术领域。该D触发器控制电路包括第一控制信号产生单元、第二控制信号产生单元和开关元件;第一控制信号产生单元的输出端与开关元件的控制端连接;第二控制信号产生单元的输出端与开关元件的第一端连接;开关元件的第二端与锁存电路连接。本公开的D触发器控制电路既可以实现D触发器清零又可以实现D触发器置1,且无需对电路结构进行较多的改变。
实用新型
CN201821720175.X
2018-10-22
CN209120150U
2019-07-16
H03K3/356(2006.01)
长鑫存储技术有限公司
范习安
230000 安徽省合肥市经济技术开发区翠微路6号海恒大厦630室
北京律智知识产权代理有限公司
袁礼君%阚梓瑄
1.一种D触发器控制电路,其特征在于,所述D触发器控制电路包括第一控制信号产生单元、第二控制信号产生单元和开关元件; 所述第一控制信号产生单元的输出端与所述开关元件的控制端连接; 所述第二控制信号产生单元的输出端与所述开关元件的第一端连接。 2.根据权利要求1所述的D触发器控制电路,其特征在于,所述开关元件包括NMOS管。 3.根据权利要求2所述的D触发器控制电路,其特征在于,当所述第一控制信号产生单元输出高电平时,如果第二控制信号为高电平,所述NMOS管开启,则D触发器置1;如果第二控制信号为低电平,则D触发器清零。 4.一种D触发器,其特征在于,包括权利要求1所述的D触发器控制电路。 5.根据权利要求4所述的D触发器,其特征在于,还包括锁存电路,所述锁存电路包括第一锁存单元和第二锁存单元; 其中,所述开关元件的第二端连接于所述第一锁存单元与所述第二锁存单元之间。 6.根据权利要求4或5所述的D触发器,其特征在于,所述开关元件包括NMOS管。 7.根据权利要求6所述的D触发器,其特征在于,当所述第一控制信号产生单元输出高电平时,如果第二控制信号为高电平,所述NMOS管开启,则D触发器置1;如果第二控制信号为低电平,则D触发器清零。