CDR锁定检测电路
本实用新型公开了一种CDR锁定检测电路,包括第一分频器、第二分频器、第一采样器、第二采样器及锁定检测器,CDR输出的数据信号分别输入第一分频器的输入端及第一采样器的时钟控制端,第一分频器的输出端与第一采样器的输入端连接,CDR输出的时钟脉冲分别输入第二分频器的输入端及第二采样器的时钟控制端,第二分频器的输出端与第二采样器的输入端连接,第一采样器与第二采样器的输出端均与锁定检测器连接,锁定检测器对第一采样器输出的数据信号与第二采样器输出的时钟脉冲进行上升沿对齐的检测,并输出检测后的结果。本实用新型的CDR锁定检测电路尺寸功耗相对于传统结构纯数字或者纯模拟结构更低,且可对大于1Gbps的高速数据及任意协议的扩频载波进行检测,使用更灵活,运用范围更广。
实用新型
CN201420026249.5
2014-01-15
CN203747794U
2014-07-30
H03L7/085(2006.01)I
四川和芯微电子股份有限公司
张子澈;邹铮贤
610041 四川省成都市高新区吉泰路33号A座9楼
四川;51
一种CDR锁定检测电路,其特征在于,包括第一分频器、第二分频器、第一采样器、第二采样器及锁定检测器,所述CDR输出的数据信号分别输入所述第一分频器的输入端及所述第一采样器的时钟控制端,所述第一分频器的输出端与所述第一采样器的输入端连接,所述CDR输出的时钟脉冲分别输入所述第二分频器的输入端及所述第二采样器的时钟控制端,所述第二分频器的输出端与所述第二采样器的输入端连接,所述第一采样器与第二采样器的输出端均与所述锁定检测器连接,所述锁定检测器对所述第一采样器输出的数据信号与第二采样器输出的时钟脉冲进行上升沿对齐的检测,并输出检测后的结果。