一种用于连续型Sigma_Delta ADC的高性能DAC电路
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方专利
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

专利专题

一种用于连续型Sigma_Delta ADC的高性能DAC电路

引用
本发明公开了一种用于连续型Sigma_Delta ADC的高性能DAC,ADC的参考电压通过分压得到积分器的共模电平和比较器的参考电平,同时也作为DAC的参考,如果参考电压所在的支路上存在电流通路,那么参考电压就存在电流负载,由于DAC随ADC的输出码流控制反馈回输入,这样反馈支路的电流将会是一个随频率变化的值,导致参考电压不稳定。本发明针对这种情况发明了一种DAC电路,使得参考电压的电流负载在整个ADC的转换过程中都是恒定的,使得参考电压稳定,大大提高了DAC的性能。

发明专利

CN201410435977.6

2014-09-01

CN104184477A

2014-12-03

H03M1/66(2006.01)I

长沙景嘉微电子股份有限公司

邓翔

410205 湖南省长沙市岳麓区麓景路2号长沙生产力促进中心

湖南;43

一种用于连续型Sigma_Delta ADC的高性能DAC电路,其特征在于:Sigma_Delta ADC如结构图所示,VIN作为ADC的输入,经过电阻R0与运放OP1的负输入端相连,同时连接到DAC的输出,电容C0连接在运放OP1的负输入端和输出端两端,OP1的输出连接到比较器OP2的负输入端口,OP2的输出连接了一个锁存器,锁存器的输出分别作为DAC的输入和数字抽取滤波器的输入,最后数字抽取滤波器的输出即为连续型Sigma_Delta ADC的输出;DAC与ADC输入的连接从DAC的结构图所示,参考电压VREF连接R1和R2的一端,R1与开关SW1和开关SW3相连,SW1的另一端与OP1的负输入端V1相连,同时V1与SW2相连,SW2的另一端与R3和SW4相连,R3的另一端连接到地,SW3的另一端与V3相连,V3与SW4的另一端和运放OP3的输出端相连,R2的另一端与V2相连,V2与R4和运放OP3的正输入端相连,最后R4的另一端连接到地,V2同时连接到OP1和OP2和正输入端,流过R1的电流为I2,流过R2的电流为I1,流过开关SW1的电流为I2',流过开关SW3的电流为I2'',SW1和SW4的控制信号是AN,SW2和SW3的控制信号是A,其中R0=R1=R2=R3=R4=R,并假设开关为理想,运放的增益为无穷大,A与AN为相反逻辑。
相关文献
评论
法律状态详情>>
2015-04-15实质审查的生效
2017-10-03授权
2014-12-03公开
相关作者
相关机构