一种用于流水线型模数转换器的时钟占空比校准电路
本发明提供一种用于流水线型模数转换器的时钟占空比校准电路,包括:上升沿检测电路,用于获取低电平窄脉冲信号;下降沿检测电路,用于获取高电平窄脉冲信号;输出控制电路,用于根据低电平窄脉冲信号和高电平窄脉冲信号输出时钟信号;电荷泵环路,用于将输出时钟信号的占空比偏差信号转化为第一电压信号;压控延时电路,用于将第一电压信号进行延时处理,得到第二电压信号,并输出给上升沿检测电路;上升沿检测电路获取第二电压信号的低电平窄脉冲信号,通过输出控制电路输出预设占空比时钟信号。通过采用单边沿微分电路控制输出时钟信号,利用电荷泵环路完成对输出时钟占空比的检测,控制压控延迟电路的延迟时间,输出精确的占空比时钟信号。
发明专利
CN201410384397.9
2014-08-06
CN104124968A
2014-10-29
H03M1/10(2006.01)I
西安电子科技大学
蒋樱子;朱樟明;刘敏杰;董嗣万
710071 陕西省西安市太白南路2号
北京银龙知识产权代理有限公司 11243
许静%黄灿
陕西;61
一种用于流水线型模数转换器的时钟占空比校准电路,其特征在于,包括:上升沿检测电路,用于获取低电平窄脉冲信号;下降沿检测电路,用于获取高电平窄脉冲信号;输出控制电路,用于根据所述低电平窄脉冲信号和所述高电平窄脉冲信号输出时钟信号;电荷泵环路,用于将所述输出时钟信号的占空比偏差信号转化为第一电压信号;压控延时电路,用于将所述第一电压信号进行延时处理,得到第二电压信号,并输出给所述上升沿检测电路;所述上升沿检测电路获取所述第二电压信号的低电平窄脉冲信号,通过所述输出控制电路输出预设占空比时钟信号。