一种负群延时电路
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方专利
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

专利专题

一种负群延时电路

引用
本发明公开了一种负群延时电路,该电路结构由3dB耦合器、分布式微带线和串联<img file="2014103762346100004dest_path_image001.TIF" wi="37" he="16" />谐振单元及复阻抗实现。本发明可以广泛使用在5G移动通信功率放大器前端、雷达天线馈电等对信号性能要求严格的地方。可以有效减少电路功率放大器的级数,并且能够减少通带外噪声,提高电子线路的稳定性。同时,相比其他结构的负群延时电路,本发明稳定性高、体积小、加工简单,适用范围广泛。

发明专利

CN201410376234.6

2014-08-03

CN104143971A

2014-11-12

H03K17/28(2006.01)I

王少夫

不公告发明人

233100 安徽省蚌埠市蚌埠龙子湖区东郊东华路9号安徽科技学院

安徽;34

一种负群延时电路,其特征在于:包括输入端口1、输出端口2、一个<img file="905611dest_path_image001.TIF" wi="32" he="20" />耦合器、结构相同的第一主电路单元和第二主电路单元;其中每个主电路单元均由一个复阻抗、两段微带线和一个串联谐振单元组成;第一主电路单元与耦合器连接,单元内阻抗<img file="129919dest_path_image002.TIF" wi="20" he="24" />一端与耦合器连接,另一端接地;微带线<img file="519312dest_path_image003.TIF" wi="17" he="24" />一端和阻抗<img file="803663dest_path_image002.TIF" wi="20" he="24" />连接,另一端与谐振<img file="278507dest_path_image004.TIF" wi="49" he="24" />单元连接;<img file="40926dest_path_image004.TIF" wi="49" he="24" />谐振单元由电阻R1、电感L1、电容C1 串联而成,两端分别与微带线<img file="284826dest_path_image003.TIF" wi="17" he="24" />和微带线<img file="740078dest_path_image005.TIF" wi="18" he="24" />连接;微带线<img file="702218dest_path_image005.TIF" wi="18" he="24" />与<img file="268328dest_path_image004.TIF" wi="49" he="24" />谐振单元串联;第二主电路单元与耦合器连接,单元内阻抗<img file="366734dest_path_image006.TIF" wi="22" he="24" />一端与耦合器连接,另一端接地;微带线<img file="992888dest_path_image007.TIF" wi="18" he="25" />一端和阻抗<img file="442324dest_path_image006.TIF" wi="22" he="24" />连接,另一端与谐振<img file="546546dest_path_image008.TIF" wi="54" he="24" />单元连接;<img file="765037dest_path_image008.TIF" wi="54" he="24" />谐振单元由电阻R2、电感L2、电容C2 串联而成,两端分别与微带线<img file="630268dest_path_image007.TIF" wi="18" he="25" />和微带线<img file="239104dest_path_image009.TIF" wi="18" he="24" />连接;微带线<img file="474914dest_path_image009.TIF" wi="18" he="24" />与<img file="485595dest_path_image008.TIF" wi="54" he="24" />谐振单元串联;输入端口1 和输入端口2 均接50 欧姆阻抗。
相关文献
评论
法律状态详情>>
2017-09-01发明专利申请公布后的视为撤回
2014-11-12公开
2014-12-10实质审查的生效
相关作者
相关机构