一种多环混频锁相频率合成的S频段小步进频率综合器
一种多环混频锁相频率合成的S频段小步进频率综合器,包括数字直接频率合成芯片、7阶椭圆函数低通滤波器、本振环路、混频器、分频器、鉴相器、运算放大器和压控振荡器,采用直接数字频率合成结合锁相环频率合成技术,即DDS+PLL频率合成技术,实现宽带小步进、低相噪、低杂散的频率输出。本发明电路设计简单且功能完整。本发明具有通用性,通过改变相应元器件的选型,可以实现不同频段低相噪、低杂散、小步进频率输出。本发明中设计了一款7阶椭圆函数低通滤波器,在数字直接频率合成芯片的输出后,实现降低杂散的目的。
发明专利
CN201410215039.5
2014-05-21
CN103957008A
2014-07-30
H03L7/18(2006.01)I
北京遥测技术研究所%航天长征火箭技术有限公司
赵丽妍;李晋枝;何彩分;刘德喜
100076 北京市丰台区北京市9200信箱74分箱
中国航天科技专利中心 11009
安丽
北京;11
一种多环混频锁相频率合成的S频段小步进频率综合器,其特征在于:包括数字直接频率合成芯片DDS、7阶椭圆函数低通滤波器、本振环路、混频器、第一分频器和锁相环路;本振环路包括第一鉴相器、第一运算放大器和第一压控振荡器;锁相环路包括第二鉴相器、第二运算放大器和第二压控振荡器;参考输入信号REF<sub>IN</sub>通过本振环路锁定输出大步进信号f1,大步进信号f1送入混频器,同时参考输入信号REF<sub>IN</sub>还送入数字直接频率合成芯片DDS,数字直接频率合成芯片DDS输出小步进信号Δf,经过7阶椭圆函数低通滤波器进行滤波,抑制DDS远端杂散,输出Δf’,之后送入混频器中;混频器将输入到其中的大步进信号f1和小步进信号Δf’进行混频,输出S频段信号fr=f1+Δf’,所述信号fr经过第一分频器分频之后通过锁相环路锁定输出最终信号fout。