CMMB中全并行输入的循环左移准循环矩阵乘法器
本发明提供了一种CMMB中全并行输入的循环左移准循环矩阵乘法器,用于实现CMMB标准多码率QC-LDPC近似下三角编码中向量m与准循环矩阵F的乘法运算,该乘法器包括5个预先存储矩阵F中所有循环矩阵生成多项式的生成多项式查找表、5个对m的向量段和生成多项式比特进行标量乘的256位二进制乘法器、256个对乘积和移位寄存器内容进行模2加的6位二进制加法器、1个存储被循环左移1位的和的256位移位寄存器。本发明提供的全并行输入乘法器兼容所有码率,具有寄存器少、功耗小、成本低、工作频率高、吞吐量大等优点。
发明专利
CN201410164062.6
2014-04-23
CN103929198A
2014-07-16
H03M13/11(2006.01)I
荣成市鼎通电子信息科技有限公司
张鹏;刘志文;张燕
264300 山东省威海市荣成市建业街228号
山东;37
一种CMMB中全并行输入的循环左移准循环矩阵乘法器,当采用近似下三角编码方法对CMMB标准多码率QC‑LDPC码进行编码时涉及向量m与准循环矩阵F的乘法运算,矩阵F分为u块行和u块列,是由u×u个b×b阶循环矩阵F<sub>i,j</sub>构成的阵列,f<sub>i,j</sub>是循环矩阵F<sub>i,j</sub>的生成多项式,其中,b、i、j和u均为非负整数,0≤i<u,0≤j<u,CMMB标准采用了2种不同码率η的QC‑LDPC码,η分别是0.5、0.75,对于这2种不同码率QC‑LDPC码,均有b=256,2种不同码率对应的参数u分别是5、3,以b比特为一段,向量m被等分为u段,即m=(m<sub>0</sub>,m<sub>1</sub>,…,m<sub>u‑1</sub>),部分校验向量p被等分为u段,即p=(p<sub>0</sub>,p<sub>1</sub>,…,p<sub>u‑1</sub>),其特征在于,所述乘法器包括以下部件:生成多项式查找表L<sub>0</sub>,L<sub>1</sub>,…,L<sub>4</sub>,分别预存所有码率准循环矩阵F第0,1,…,4块行中的所有循环矩阵生成多项式;b位二进制乘法器M<sub>0</sub>,M<sub>1</sub>,…,M<sub>4</sub>,分别对向量段m<sub>0</sub>,m<sub>1</sub>,…,m<sub>4</sub>和生成多项式查找表L<sub>0</sub>,L<sub>1</sub>,…,L<sub>4</sub>的输出比特进行标量乘;6位二进制加法器A<sub>0</sub>,A<sub>1</sub>,…,A<sub>b‑1</sub>,对b位二进制乘法器M<sub>0</sub>,M<sub>1</sub>,…,M<sub>4</sub>的乘积和移位寄存器R的内容进行模2加;移位寄存器R,存储6位二进制加法器A<sub>0</sub>,A<sub>1</sub>,…,A<sub>b‑1</sub>的和被循环左移1位后的结果以及最终的校验段p<sub>0</sub>,p<sub>1</sub>,…,p<sub>4</sub>。