一种针对CCSDS规范7/8码率LDPC的高速编码装置及编码方法
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方专利
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

专利专题

一种针对CCSDS规范7/8码率LDPC的高速编码装置及编码方法

引用
一种针对CCSDS规范7/8码率LDPC的高速编码装置及编码方法,装置包括:待编码信息处理单元,利用该单元模块使得输入的待编码信息得以并行高速编码;向量循环矩阵处理单元中的14路并行行组结构。同时还公开了一种基于上述编码装置的高速LDPC编码方法。本发明适用于符合CCSDS规范的LDPC高速编码装置中,可在较少的资源开销条件及较低复杂度下实现高速LDPC编码。

发明专利

CN201410106068.8

2014-03-20

CN103873070A

2014-06-18

H03M13/11(2006.01)I

航天恒星科技有限公司

陈昕;宋振宇;李申阳;郝胜勇;徐祎志

100086 北京市海淀区知春路82号院

中国航天科技专利中心 11009

安丽

北京;11

一种针对CCSDS规范7/8码率LDPC的高速编码装置,其特征在于包括:待编码信息处理单元和向量循环矩阵处理单元,待编码信息处理单元中包括RAM控制器和14个并行RAM存储器,向量循环矩阵处理单元中包括一级寄存缓冲器、二级寄存缓冲器和多个循环移位寄存器;RAM控制器将外部输入的M<14位并行待编码信息数据同时存储到14个并行RAM存储器中,每个RAM存储器中均存储M<14位并行待编码信息数据;每个RAM存储器中达到半满时,同时对14个RAM进行读出,每个RAM一次读出1比特数据,形成14比特的并行数据并送入向量循环矩阵处理单元中,所述14比特的并行数据与向量循环矩阵处理单元中的多个循环移位寄存器中的数据进行按位异或,按位异或后分别存入两个一级寄存缓冲器内,两个一级寄存缓冲器内的数据再同时输出并进行异或后进入二级寄存缓冲器中形成校验信息比特,即实现了LDPC的高速编码。
相关文献
评论
法律状态详情>>
2016-09-21授权
2014-07-16实质审查的生效
2014-06-18公开
相关作者
相关机构