一种自动生成全局异步复位信号的集成电路
本实用新型涉及一种自动生成全局异步复位信号的集成电路,包括:无和/或异步和/或同步复位信号的寄存器,用作逻辑运算的逻辑电路,耦合到寄存器控制端的全局异步复位信号;其中,逻辑电路将寄存器中无和/或异步和/或同步复位信号映射成全局异步复位信号,全局异步复位信号进行全局复位。本实用新型可确保FPGA芯片中全部的寄存器获得全局异步复位信号,既保证了设计的稳定性,也可以保证设计的跨平台可移植性。
实用新型
CN201320514496.5
2013-08-22
CN203504515U
2014-03-26
H03K17/22(2006.01)I
京微雅格(北京)科技有限公司
耿嘉;樊平;刘明
100083 北京市海淀区学院路30号天工大厦B座20层
北京亿腾知识产权代理事务所 11309
陈霁
北京;11
一种自动生成全局异步复位信号的集成电路,包括:无和/或异步和/或同步复位信号的寄存器,用作逻辑运算的逻辑电路,耦合到寄存器控制端的全局异步复位信号;其中,逻辑电路将寄存器中无和/或异步和/或同步复位信号映射成全局异步复位信号,所述全局异步复位信号进行全局复位。