一种万能逻辑块输出逻辑宏单元电路
本发明公开一种万能逻辑块(GLB)输出逻辑宏单元电路,包括多输入-多时钟维持阻塞型D触发器和乘积共享阵列;所述多输入-多时钟维持阻塞型D触发器带有两个及以上时钟输入端和1个复位端,其中时钟输入端中有1个与外部时钟信号相连接,用于全局时钟,其余与所述乘积共享阵列相连接,用于局部时钟。GLB输出逻辑宏单元电路中每一个触发器的一路时钟信号选用全局同步时钟,另两路时钟信号选用片内乘积共享阵列中生成的乘积项作为局部时钟。与已有的触发器相比,在多路数据输入的情况下,该GLB输出逻辑宏单元电路直接由事件驱动来选择相应通路的数据输入,数据选择控制电路简单,能够自由控制输入端口的数量,配置方便,做到资源共享,适合异步、同步和全局异步局部同步系统的设计。?
发明专利
CN201310511974.1
2013-10-28
CN103607196A
2014-02-26
H03K19/173(2006.01)I
江苏大学
赵不贿;徐雷钧;傅建;赵劼成
212013 江苏省镇江市京口区学府路301号
南京经纬专利商标代理有限公司 32200
楼高潮
江苏;32
一种万能逻辑块输出逻辑宏单元电路,包括多输入?多时钟维持阻塞型D触发器和乘积共享阵列;所述多输入?多时钟维持阻塞型D触发器带有两个及以上时钟输入端和1个复位端,其中时钟输入端中有1个与外部时钟信号相连接,用于全局时钟,其余与所述乘积共享阵列相连接,用于局部时钟;乘积项共享阵列将20个乘积项通过一个可编程与/或/异或阵列,其输出通过编程来来控制所述多输入?多时钟维持阻塞型D触发器。