一种四端口差分放大电路
本发明公开了一种四端口差分放大电路,所述第一PMOS管、第二PMOS管、第三PMOS管、第四PMOS管的源极均连接直流电源VAA,第五PMOS管和第六PMOS管的源极连接输出电压VON、第七PMOS管和第八PMOS管的源极连接输出电压VOP;所述第一PMOS管和第三PMOS管的栅极分别连接输入信号VIN、VIP,第二PMOS管和第四PMOS管的栅极分别连接参考电压VRN、VRP,第五PMOS管的栅极和第六PMOS管的栅极连接,第七PMOS管的栅极和第八PMOS管的栅极连接,第五PMOS管和第八PMOS管的栅极且均连接直流电源VAA;所述第一PMOS管的漏极与第八PMOS管的漏极连接,第二PMOS管的漏极与第六PMOS管的漏极连接,第三PMOS管的漏极与第五PMOS管的漏极连接,第四PMOS管和第七PMOS管的漏极连接。这种四端口差分放大电路降低了输出电压的误差。
发明专利
CN201310381543.8
2013-08-29
CN103490736A
2014-01-01
H03F3/45(2006.01)I
苏州苏尔达信息科技有限公司
刘雄
215200 江苏省苏州市吴江经济技术开发区长安路东侧(科技创业园)
常州市维益专利事务所 32211
王凌霄
江苏;32
一种四端口差分放大电路,包括第一PMOS管(1)、第二PMOS管(2)、第三PMOS管(3)、第四PMOS管(4)、第五PMOS管(5)、第六PMOS管(6)、第七PMOS管(7)和第八PMOS管(8),其特征在于:所述第一PMOS管(1)、第二PMOS管(2)、第三PMOS管(3)、第四PMOS管(4)的源极均连接直流电源(VAA),第五PMOS管(5)和第六PMOS管(6)的源极连接输出电压(VON)、第七PMOS管(7)和第八PMOS管(8)的源极连接输出电压(VOP);所述第一PMOS管(1)和第三PMOS管(3)的栅极分别连接输入信号(VIN、VIP),第二PMOS管(2)和第四PMOS管(4)的栅极分别连接参考电压(VRN、VRP),第五PMOS管(5)的栅极和第六PMOS管(6)的栅极连接,第七PMOS管(7)的栅极和第八PMOS管(8)的栅极连接,且第五PMOS管(5)和第八PMOS管(8)的栅极且均连接直流电源(VAA);所述第一PMOS管(1)的漏极与第八PMOS管(8)的漏极连接,第二PMOS管(2)的漏极与第六PMOS管(6)的漏极连接,第三PMOS管(3)的漏极与第五PMOS管(5)的漏极连接,第四PMOS管(4)和第七PMOS管(7)的漏极连接。