一种时钟变换电路
本发明涉及一种把TC变换为BC的电路,该电路主要由一个阈0.5反相器、一个阈1.5反相器、一个NMOS管、第一PMOS管、第二PMOS管和第三PMOS管组成;本发明的价值在于:该时钟变换电路在把TC变换为BC的过程中,有用的信息得以保留,没有丢失应有的信息量;这样,本发明将TC变换为传统的BC后,就可以使用具有低功耗优势的TC来驱动基于BC的电路与系统,从而降低功耗;另一方面,该时钟变换电路把识别难度大的TC变换为易识别的BC,这样就可以降低应用TC电路的复杂度,进而有利于具有低功耗优势的TC的推广应用。
发明专利
CN201310284398.1
2013-07-03
CN104052434A
2014-09-17
H03K5/13(2014.01)I
浙江工商大学
郎燕峰
310012 浙江省杭州市西湖区教工路149号
浙江;33
一种将三值时钟信号(TC)变换为二值时钟信号(BC)的CMOS电路,该电路的特征在于:把电平切换次序为0→1→2→1→0的输入三值时钟(TC)变换为电平切换次序为1→2→1的输出二值时钟(BC)。