一种数字直接频率合成器
本发明提供一种数字直接频率合成器,包括:串行接口、静态内存、第一复用器、核处理器、数模转换器、控制逻辑以及第二复用器;其中,所述串行接口的第一方向的输出端与所述静态内存的输入端连接;所述静态内存的输出端与所述第一复用器的第一输入端连接;所述第一复用器的第二输入端与所述控制逻辑连接,所述第一复用器的输出端与所述核处理器连接;所述核处理器通过一乘法器与所述数模转换器连接;所述第二复用器的第一输入端与所述静态内存连接,所述第二复用器的第二输入端与所述控制逻辑连接;所述控制逻辑还与所述串行接口连接。本发明的方案具有较高的输出带宽和较好的杂散抑制特性。
发明专利
CN201310019467.6
2013-01-18
CN103944565A
2014-07-23
H03L7/24(2006.01)I
西安电子科技大学
刘马良;朱樟明;郭旭龙;杨银堂
710071 陕西省西安市太白南路2号
北京银龙知识产权代理有限公司 11243
黄灿%安利霞
陕西;61
一种数字直接频率合成器,其特征在于,包括:串行接口、静态内存、第一复用器、核处理器、数模转换器、控制逻辑单元以及第二复用器;其中,所述串行接口的第一方向的输出端与所述静态内存的输入端连接;所述静态内存的输出端与所述第一复用器的第一输入端连接;所述第一复用器的第二输入端与所述控制逻辑连接,所述第一复用器的输出端与所述核处理器连接;所述核处理器通过一乘法器与所述数模转换器连接;所述第二复用器的第一输入端与所述静态内存连接,所述第二复用器的第二输入端与所述控制逻辑连接;所述控制逻辑单元还与所述串行接口连接。