一种差分高速时钟分频器和方法
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方专利
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

专利专题

一种差分高速时钟分频器和方法

引用
一种低功耗的高速多模分频器,包括电平转换器、相互级联的2/3分频器单元。本发明的整体结构是对传统的高速多模分频器进行了优化,主要由电平转换器加TSPC结构的2/3分频器。并且在电平转换器和TSPC结构的2/3分频器上做了改进措施,实现高速低功耗的特点。本发明的分频器结构简洁,对高速差分小信号分频具有低功耗优势,例如5G频率左右输入频率,分频比大于10,比传统SCL结构能节省功耗50%以上。

发明专利

CN201210595912.9

2012-12-28

CN103916123A

2014-07-09

H03L7/18(2006.01)I

北京中电华大电子设计有限责任公司

陈艳;李罗生

100102 北京市朝阳区利泽中二路2号望京科技创业园A座五层

北京;11

一种低功耗的高速多模分频器,包括电平转换器和相互级联的2/3分频器,电平转换器包括运算放大器和反向器,2/3分频器由TSPC锁存器和逻辑单位组成,其特征在于在电平转换器的运算放大器和反向器之间增加了电容C0和电阻Rf,并将逻辑单元融合到TSPC锁存器中,将MOS管MN8_1、MOS管MN8_2与MOS管MN8_3串联,MOS管MP8_1、MOS管MP8_2并联,串联模块的源极与并联模块的源极相接成反相器形式,实现TSPC锁存器中逻辑与门装置与TSPC触发器装置的第一级锁存的功能;MOS管MN8_4、MOS管MN8_5与MOS管MN8_6串联,串联模块的源极与MOS管MP8_3源极相接成反相器形式,实现TSPC锁存器中逻辑与门装置与TSPC锁存器装置的第一级锁存的功能;MOS管MP8_4、MOS管MP8_5并联后再与MP8_6串联,其中MP8_6的漏极接电源,MOS管MP8_4、MOS管MP8_5的源极与MOS管MN8_7源极相接成反相器形式,实现TSPC锁存器中逻辑与门装置与TSPC锁存器装置的第一级锁存的功能。
相关文献
评论
法律状态详情>>
2015-10-28著录事项变更
2017-07-11授权
2014-07-09公开
2014-08-06实质审查的生效
相关作者
相关机构