三路高信号并联电路
三路高信号并联电路,第一路高电平告警信号输入至三极管Q1的基极,第二路高电平告警信号输入至三极管Q2的基极,第三路高电平告警信号输入至三极管Q3的基极,三极管Q1的集电极、三极管Q2的集电极和三极管Q3的集电极连接作为低电平输出端,低电平输出端通过电阻R1接VCC,三极管Q1的发射极、三极管Q2的发射极和三极管Q3的发射极均接地,本发明采用三极管的单向导通作用,使三路高信号并联起来,任何一路信号有效,都会触发输出低电平。<!--1-->
发明专利
CN201210491481.1
2012-11-26
CN103840816A
2014-06-04
H03K19/0185(2006.01)I
西安威正电子科技有限公司
杨立斌
710077 陕西省西安市高新区锦业路69号C区1号瞪羚谷B栋6层
西安智大知识产权代理事务所 61215
刘国智
陕西;61
三路高信号并联电路,其特征在于,第一路高电平告警信号输入至三极管Q1的基极,第二路高电平告警信号输入至三极管Q2的基极,第三路高电平告警信号输入至三极管Q3的基极,三极管Q1的集电极、三极管Q2的集电极和三极管Q3的集电极连接作为低电平输出端,低电平输出端通过电阻R1接VCC,三极管Q1的发射极、三极管Q2的发射极和三极管Q3的发射极均接地。<!--1-->