三路低电平信号并联输出高电平信号的电路
三路低电平信号并联输出高电平信号的电路,其中第一路低电平告警信号输入至三极管Q1的基极,三极管Q1的集电极接电阻R1的一端和二极管D1的阳极;第二路低电平告警信号输入至三极管Q2的基极,三极管Q2的集电极接电阻R2的一端和二极管D2的阳极;第三路低电平告警信号输入至三极管Q3的基极,三极管Q3的集电极接电阻R3的一端和二极管D3的阳极;电阻R1的另一端、电阻R2的另一端以及电阻R3的另一端均接VCC;三极管Q1的发射极、三极管Q2的发射极以及三极管Q3的发射极均接地;二极管D1阴极、二极管D2的阴极以及二极管D3的阴极相互连接后作为高电平信号输出端,本发明任何一路信号有效,都会触发输出高电平。<!--1-->
发明专利
CN201210489145.3
2012-11-26
CN103840819A
2014-06-04
H03K19/08(2006.01)I
西安威正电子科技有限公司
杨立斌
710077 陕西省西安市高新区锦业路69号C区1号瞪羚谷B栋6层
西安智大知识产权代理事务所 61215
刘国智
陕西;61
三路低电平信号并联输出高电平信号的电路,其特征在于,第一路低电平告警信号输入至三极管Q1的基极,三极管Q1的集电极接电阻R1的一端和二极管D1的阳极;第二路低电平告警信号输入至三极管Q2的基极,三极管Q2的集电极接电阻R2的一端和二极管D2的阳极;第三路低电平告警信号输入至三极管Q3的基极,三极管Q3的集电极接电阻R3的一端和二极管D3的阳极;电阻R1的另一端、电阻R2的另一端以及电阻R3的另一端均接VCC;三极管Q1的发射极、三极管Q2的发射极以及三极管Q3的发射极均接地;二极管D1阴极、二极管D2的阴极以及二极管D3的阴极相互连接后作为高电平信号输出端。<!--1-->