占空比调节电路
一种占空比调节电路,包括一运算放大器、一与运算放大器相连的第一开关元件、一时钟信号输入端、一与时钟信号输入端相连的第二开关元件、一与第一开关元件及第二开关元件相连的第一反相器、一与第一反相器相连的第二反相器、一与第二反相器相连的第三反相器、一与第三反相器相连的第一电阻、一与第一电阻相连的第一电容、一与第一反相器相连的传输门、一与传输门相连的第四反相器、一与第四反相器相连的第二电阻、一与第二电阻相连的第二电容及一与第一反相器相连的时钟信号输出端,运算放大器的正相输入端连接于第一电阻及第一电容之间,运算放大器的反相输入端连接于第二电阻与第二电容之间。本实用新型结构简单,生成时钟信号的占空比精确。
实用新型
CN201120053709.X
2011-03-03
CN201947231U
2011-08-24
H03K3/017(2006.01)I
四川和芯微电子股份有限公司
范方平
610041 四川省成都市高新区孵化园7号楼402室
四川;51
一种占空比调节电路,其特征在于:所述占空比调节电路包括一运算放大器、一与所述运算放大器相连的第一开关元件、一时钟信号输入端、一与所述时钟信号输入端相连的第二开关元件、一与所述第一开关元件及所述第二开关元件相连的第一反相器、一与所述第一反相器相连的第二反相器、一与所述第二反相器相连的第三反相器、一与所述第三反相器相连的第一电阻、一与所述第一电阻相连的第一电容、一与所述第一反相器相连的传输门、一与所述传输门相连的第四反相器、一与所述第四反相器相连的第二电阻、一与所述第二电阻相连的第二电容及一与所述第一反相器相连的时钟信号输出端,所述运算放大器的正相输入端连接于所述第一电阻及所述第一电容之间,所述运算放大器的反相输入端连接于所述第二电阻与所述第二电容之间。