一种基于阻变器件的加法器电路
本发明涉及半导体集成电路技术领域,公开了一种基于阻变器件的加法器电路。本发明利用具有多个阻态的阻变器件来构建加法器电路,减少了由进位信号产生的额外电路,减少电路实现面积和延时,降低电路成本;此外,经过简单的电路改动即可同时实现减法操作,具有极强的实用效果。本发明获得了性能良好的加法器电路并拓展了阻变器件的应用领域。
发明专利
CN201110179215.0
2011-06-29
CN102299692A
2011-12-28
H03F3/45(2006.01)I
北京大学
刘力锋;于迪;陈冰;高滨;张飞飞;陈沅沙;刘晓彦;康晋锋
100871 北京市海淀区颐和园路5号
北京路浩知识产权代理有限公司 11002
王莹
北京;11
一种基于阻变器件的加法器电路,其特征在于,所述加法器电路包括:由阻变器件(107)、阻态控制电路及进位信号电路构成的所述加法器的每一位;其中,所述阻态控制电路包括二选一多路选择器(100)、第一传输门(101)、第二传输门(103),根据加法操作来改变所述阻变器件(107)的阻态;所述进位信号电路包括第三~第六传输门(102、104、105、106)、分压电阻R和比较器(108),根据所述分压电阻R的分压结果产生或不产生进位信号,若产生进位信号则会在下一次加法操作过程中将进位信号传递给高位。