一种低功耗的两相结构多阶内插半带滤波器
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方专利
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

专利专题

一种低功耗的两相结构多阶内插半带滤波器

引用
本发明公开了一种低功耗的两相结构多阶内插半带滤波器,包括m个延迟功能模块、一个多输入加法器和一个采样功能模块,m为大于等于1的自然数,n为阶数,且n=4m+2。本发明的两相结构内插半带滤波器充分利用内插半带滤波器的系数特性,对电路结构进行了优化,在保持性能不变的前提下,减少了一个乘法器,同时不增加额外的延迟寄存器,从而减少了逻辑运算总量,降低了硬件开销,缩小了芯片面积,进一步优化了功耗。本发明的两相结构多阶内插半带滤波器可广泛应用于通信系统、接口电路、软件无线电等领域中。

发明专利

CN201110067418.0

2011-03-21

CN102185587A

2011-09-14

H03H17/06(2006.01)I

浙江大学

吴晓波;李晶;赵梦恋;赵津晨

310027 浙江省杭州市西湖区浙大路38号

杭州天勤知识产权代理有限公司 33224

褚超孚

浙江;33

一种低功耗的两相结构多阶内插半带滤波器,其特征在于:包括m个延迟功能模块、一个多输入加法器和一个采样功能模块,m为大于等于1的自然数,n为阶数,且n=4m+2;所述的延迟功能模块由第一延迟寄存器、第二延迟寄存器、延迟乘法器和延迟减法器组成;其中,所述的第一延迟寄存器的输入端为所述的延迟功能模块的第一输入端且与所述的延迟减法器的被减数输入端相连,所述的第一延迟寄存器的输出端为所述的延迟功能模块的第一输出端;所述的第二延迟寄存器的输入端为所述的延迟功能模块的第二输入端,所述的第二延迟寄存器的输出端为所述的延迟功能模块的第二输出端且与所述的延迟减法器的减数输入端相连;所述的延迟减法器的输出端与所述的延迟乘法器的输入端相连,所述的延迟乘法器的输出端为所述的延迟功能模块的第三输出端;所述的第一延迟寄存器与所述的第二延迟寄存器的时钟端接收外部设备提供的时钟信号;所述的采样功能模块由第一两输入加法器、第二两输入加法器、采样乘法器、采样减法器、采样延迟寄存器和多路选择器组成;其中,所述的采样乘法器的输入端为所述的采样功能模块的第一输入端,所述的采样乘法器的输出端与所述的第一两输入加法器的第二输入端和所述的采样减法器的被减数输入端相连;所述的第一两输入加法器的第一输入端为所述的采样功能模块的第二输入端且与所述的采样减法器的减数输入端相连;所述的采样减法器的输出端与所述的多路选择器的第一输入端相连,所述的多路选择器的第二输入端与所述的第一两输入加法器的输出端相连,所述的多路选择器的输出端与所述的采样延迟寄存器的输入端和所述的第二两输入加法器的第一输入端相连,所述的第二两输入加法器的第二输入端与所述的采样延迟寄存器的输出端相连,所述的第二两输入加法器的输出端为所述的采样功能模块的输出端;所述的采样延迟寄存器的时钟端与所述的多路选择器的控制端接收外部设备提供的时钟信号;所述的采样功能模块的第一输入端与第m延迟功能模块的第一输出端和第二输入端相连,所述的采样功能模块的第二输入端与所述的多输入加法器的输出端相连;第i延迟功能模块的第一输入端与第(i?1)延迟功能模块的第一输出端相连,第i延迟功能模块的第一输出端与第(i+1)延迟功能模块的第一输入端相连,第i延迟功能模块的第二输入端与第(i+1)延迟功能模块的第二输出端相连,第i延迟功能模块的第二输出端与第(i?1)延迟功能模块的第二输入端相连;所有延迟功能模块的第三输出端分别与所述的多输入加法器的多个输入端相连,所述的多输入加法器的输入端个数大于等于m;第一延迟功能模块的第一输入端接收输入信号,所述的采样功能模块的输出端产生输出信号,i为小于m且大于1的自然数。
相关文献
评论
法律状态详情>>
2011-11-02实质审查的生效
2011-09-14公开
2013-07-24授权
相关作者
相关机构