一种数字锁相放大器
本发明公开了一种数字锁相放大器,包括:信号通道(1),参考通道(2)和信号处理器(3)三个部分,信号通道(1)通过A/D转换器(4)与信号处理器(3)连接,所述信号处理器(3)包括测频模块(31)、鉴频鉴相器(32)、Cordic发生器(33)、低通滤波器(34)、(34’);参考通道(2)经过信号整形电路模块(22)形成两路输出至信号处理器(3),一路经过测频模块(31)输入Cordic发生器(33),另一路经移相模块(7)和鉴频鉴相器(32)输入Cordic发生器(33),经Cordic发生器(33)输出的正弦、余弦信号分别与信号通道(1)的输入信号相乘后,依次通过低通滤波器(34)、(34’)及D/A转换器(5)、(5’)输出。与现有技术相比,本发明所述的数字锁相放大器精度高、频带宽、数据稳定,同时提高了相位精度,消除了模拟通道的频率非线性。
发明专利
CN201110029206.3
2011-01-27
CN102045036A
2011-05-04
H03F7/00(2006.01)I
中山大学
王自鑫;何振辉;蔡志岗;胡庆荣;徐辉
510275 广东省广州市海珠区新港西路135号
广州新诺专利商标事务所有限公司 44100
张玲春
广东;44
一种数字锁相放大器,包括:信号通道(1),参考通道(2)和信号处理器(3)三个部分,其特征在于:信号通道(1)通过A/D转换器(4)与信号处理器(3)连接,所述信号处理器(3)包括测频模块(31)、鉴频鉴相器(32)、Cordic发生器(33)、低通滤波器(34)、(34’);参考通道(2)经过信号整形电路模块(22)形成两路输出至信号处理器(3),一路经过测频模块(31)输入Cordic发生器(33),另一路经移相模块(7)和鉴频鉴相器(32)输入Cordic发生器(33),经Cordic发生器(33)输出的正弦、余弦信号分别与信号通道(1)的输入信号相乘后,依次通过低通滤波器(34)、(34’)及D/A转换器(5)、(5’)输出。