基于FPGA和高精度延迟技术的纳秒数字延时同步机
本实用新型涉及一种纳秒数字延时同步机,特别是涉及一种基于FPGA和高精度延迟技术的纳秒数字延时同步机。目的是为了解决物理实验过程中多台仪器设备之间时序同步问题以及多路同步延时调节精度达到1ns的指标,采用一种新型的基于可编程逻辑阵列(FPGA)和高精度可编程延迟芯片相结合的方案设计纳秒数字延时同步机,提高了纳秒数字延时同步机的集成度和延时精度,保证设备之间的时序同步问题。本实用新型技术方案:包括微处理器、外触发电路模块、FPGA控制模块、高精度可编程延迟电路模块、信号放大电路模块,FPGA控制模块包含脉冲成形电路模块、时序控制电路模块、计数延迟电路模块。本实用新型应用于高精度时序同步控制领域。
实用新型
CN201020635803.1
2010-11-30
CN201893762U
2011-07-06
H03K5/13(2006.01)I
中国工程物理研究院流体物理研究所
代刚;马勋;黄斌;贾兴;王浩;叶超;马成刚;任青毅;龙燕;邓明海;曹宁翔;冯宗明;赵娟;李玺钦;于治国;梁川;马军;邓维军;李亚维;黄雷;丁明军;吴红光;冯莉;李巨;李晏敏;王卫;张振涛;谢敏;曹科峰
621000 四川省绵阳市游仙区绵山路64号
成都九鼎天元知识产权代理有限公司 51214
詹永斌%吴彦峰
四川;51
一种基于FPGA和高精度延迟技术的纳秒数字延时同步机,其特征在于包括微处理器、外触发电路模块、FPGA控制模块、高精度可编程延迟电路模块、信号放大电路模块,FPGA控制模块包含脉冲成形电路模块、时序控制电路模块、技术延迟电路模块,微处理器分别与FPGA控制模块和高精度可编程延迟电路模块相连,时序控制电路模块、计数延迟电路模块、高精度控可编程制模块、信号放大电路模块顺序电连接,外触发电路模块、脉冲成形电路模块、时序控制电路模块输入端顺序电连接,微处理器与高精度可编程延迟电路模块电连接。