可控触发周期信号的高速高分辨率数字采集器
本实用新型公开了一种可控触发周期信号的高速高分辨率数字采集器,其特征在于:所述高速高分辨率数字采集器内设有1+N台模数转换器,每台模数转换器的输入端均连接有一台时间延时器,所述高速高分辨率数字采集器内相对于模数转换器的台数设有1+N台时间延时器,模数转换器的输出端与大规模可编程逻辑器的输入端连接。本实用新型的有益效果在于:本实用新型利用大规模可编程逻辑器件(FPGA)组成AD采集控制及预处理单元及多路A/D模数转换器设计的可控触发周期信号的高速高分辨率数字采集处理方法,从而大大提高了高速数字采集的采样时间分辨率,相比现有技术而言具有突出的实质性特点和显著进步。??
实用新型
CN201020543555.8
2010-09-27
CN201830240U
2011-05-11
H03M1/54(2006.01)I
上海华魏光纤传感技术有限公司
杨斌;皋魏;席刚;仝芳轩;周正仙
201702 上海市青浦区白鹤镇赵中路31弄2号云峰大楼701室B
上海世贸专利代理有限责任公司 31128
李浩东
上海;31
可控触发周期信号的高速高分辨率数字采集器,其特征在于:所述高速高分辨率数字采集器内设有1+N台模数转换器(1),每台模数转换器(1)的输入端均连接有一台时间延时器(2),所述高速高分辨率数字采集器内相对于模数转换器(1)的台数设有1+N台时间延时器(2),模数转换器(1)的输出端与大规模可编程逻辑器(3)的输入端连接。