一种用CPLD实现数字通信帧同步的电路
本实用新型涉及一种用CPLD实现数字通信帧同步的电路,硬件电路主要由CPLD芯片连接电平转换电路、三端稳压集成电路,晶体振荡器和JTAG接口构成,电平转换电路由3.3v转换为5v的电源转换芯片构成;三端稳压集成电路为输入5V直流电源,输出3.3V直流电源的三端稳压器件;晶体振荡器B1采用12MHz晶体振荡器;本实用新型的优点是硬件电路简单,工作稳定、功能可靠,结合CPLD芯片内构造逻辑功能的数字集成电路,发挥了硬件集成度高的特点,同时容易实现CPLD芯片内电路升级,具有新颖、实用性,并具有推广价值。
实用新型
CN201020274209.4
2010-07-29
CN201805408U
2011-04-20
H03K5/22(2006.01)I
天津七六四通信导航技术有限公司
王朝勋
300210 天津市河西区大沽南路882号
天津中环专利商标代理有限公司 12105
莫琪
天津;12
一种用CPLD实现数字通信帧同步的电路,其特征在于,电路主要由CPLD芯片连接电平转换电路、三端稳压集成电路,晶体振荡器和JTAG接口构成,电平转换电路由3.3v转换为5v的电源转换芯片构成;三端稳压集成电路为输入5V直流电源、输出3.3V直流电源的三端稳压器件;晶体振荡器B1采用12MHz晶体振荡器。