时钟调整电路和时钟电路的调整方法
本发明提供一种时钟调整电路和时钟电路的调整方法,包括:时钟缓冲放大器,用于接收外部差分时钟信号,将差分时钟信号整形为单端方波时钟信号,并将单端方波时钟信号输出;鉴相器,用于接收来自时钟缓冲放大器的单端方波时钟信号和来自占空比调整电路的反馈信号,将单端方波时钟信号的相位和反馈信号的相位进行比较,得到相位差值,并将相位差值输出;占空比调整电路,用于利用相位差值调整反馈信号的占空比,得到调整后的反馈信号。本发明将差分信号整形为单端方波时钟信号后与反馈信号进行比较得到相位差,根据相位差来调整占空比,能够有效减少占空比调整处理和硬件实现的复杂度,能够减小相位误差和控制电压的纹波的产生,提高调整的精确度。
发明专利
CN201010557376.4
2010-11-22
CN102075167A
2011-05-25
H03K5/19(2006.01)I
西安电子科技大学
刘帘曦;彭增欣;赵磊;杨银堂;丁瑞雪
710071 陕西省西安市太白南路2号
北京银龙知识产权代理有限公司 11243
许静
陕西;61
一种时钟调整电路,其特征在于,包括:时钟缓冲放大器,用于接收外部差分时钟信号,将所述差分时钟信号整形为单端方波时钟信号,并将所述单端方波时钟信号输出;鉴相器,用于接收来自所述时钟缓冲放大器的单端方波时钟信号和来自占空比调整电路的反馈信号,将所述单端方波时钟信号的相位和所述反馈信号的相位进行比较,得到相位差值,并将所述相位差值输出;所述占空比调整电路,用于利用所述相位差值调整所述反馈信号的占空比,得到调整后的反馈信号。