并行解压缩的硬件实现的系统及方法
本发明公开了一种并行解压缩的硬件实现的系统及方法,该系统包含:不定长的位操作模块,用于对待解压缩数据进行不定长的位操作,获取不定长的数据;哈夫曼码表恢复模块,用于根据不定长的数据,恢复哈夫曼码表;哈夫曼译码模块,用于根据哈夫曼码表,并行执行哈夫曼译码;以及解码模块,用于根据哈夫曼译码的结果,进行解码。本发明提供了一种并行解压缩的硬件实现的系统及方法,使用可编程逻辑器件(FPGA)去实现Gzip解压缩功能,通过采用一种并行的解压算法,并且设计适合该算法的硬件电路结构,从而大幅度提高解压缩的处理效率。
发明专利
CN201010167216.9
2010-05-10
CN102244518A
2011-11-16
H03M7/40(2006.01)I
百度在线网络技术(北京)有限公司
欧阳剑;田甲子;李浩华
100080 北京市海淀区北四环西路58号理想国际大厦12层
中国国际贸易促进委员会专利商标事务所 11038
刘震
北京;11
一种并行解压缩的硬件实现的系统,其特征在于,所述系统包含:不定长的位操作模块,用于对待解压缩数据进行不定长的位操作,获取不定长的数据;哈夫曼码表恢复模块,用于根据所述不定长的数据,恢复哈夫曼码表;哈夫曼译码模块,用于根据所述哈夫曼码表,并行执行哈夫曼译码;以及解码模块,用于根据哈夫曼译码的结果,进行解码。