控制时钟恢复的装置及其方法
时钟恢复装置包含锁相回路及调整电路。锁相回路包含第一分频器、第二分频器及时钟恢复单元。第一分频器利用第一除数来对输入时钟的第一频率进行分频,以产生参考信号;第二分频器利用第二除数来对输出时钟的第二频率进行分频,以产生反馈信号。时钟恢复单元耦接于第一、第二分频器,其根据参考信号及反馈信号来重建并提供输出时钟。调整电路耦接于锁相回路,根据数据缓冲器的缓冲器状态信息来调整第一除数与第二除数中的至少其一。
发明专利
CN201010150619.2
2010-03-23
CN102201810A
2011-09-28
H03L7/18(2006.01)I
奇景光电股份有限公司
许慕贤
中国台湾台南县
永新专利商标代理有限公司 72002
刘瑜%王英
台湾;71
一种时钟恢复装置(clock?recovery?device),包含有:一锁相回路(PLL),用来根据一输入时钟来重建并提供一输出时钟,该锁相回路包含有:一第一分频器,用来利用一第一除数来对该输入时钟的一第一频率进行分频,以产生一参考信号;一第二分频器,用来利用一第二除数来对该输出时钟的一第二频率进行分频,以产生一反馈信号;以及一时钟恢复单元,耦接于该第一分频器以及该第二分频器,用来根据该参考信号以及该反馈信号来重建并提供该输出时钟;以及一调整电路,耦接于该锁相回路,用来根据一数据缓冲器的一缓冲器状态信息来调整该第一除数与该第二除数两者中的至少其一。