低电压静态分频器集成电路芯片
本发明提供了一种新的低电压静态分频器集成电路芯片,涉及集成电路领域。和已经公开发表的其它结构(如分布式负载结构以及单共栅时钟开关结构)相比,本发明采用的是“全共栅时钟开关”结构,所述结构降低了电源电压,减小了功耗。同时,利用“动态负载”结构,提高了工作频率。电路全部由场效应管构成,降低了芯片面积。本发明采用0.18微米的混合信号金属-氧化物-半导体场效应晶体管工艺进行了设计验证,结果证明了本发明可行性。
发明专利
CN201010022736.0
2010-01-12
CN102130678A
2011-07-20
H03K23/60(2006.01)I
东南大学%爱斯泰克(上海)高频通讯技术有限公司
黄风义;唐旭升;姜楠
210096 江苏省南京市四牌楼2号,东南大学信息科学与工程学院
上海唯源专利代理有限公司 31229
曾耀先
江苏;32
一种低电压静态分频器集成电路芯片,其特征在于,其电路结构采用“动态负载”和“全共栅结构时钟开关”。