低功率射频分频器
根据本发明,一种经配置用于在高频下操作的多模分频器(MMD)电路可包括多个二分频或三分频单元的级联,所述级联对输入时钟信号进行分频以产生脉冲信号。所述MMD电路还可包括脉冲展宽电路,所述脉冲展宽电路延长所述脉冲信号的持续时间,从而输出输出时钟信号。所述二分频或三分频单元的级联及所述脉冲展宽电路可使用全摆幅互补金属氧化物半导体(CMOS)电路来实施。每一二分频或三分频单元可经组织使得所述二分频或三分频单元的关键路径包含第一动态触发器、第二动态触发器,及介于所述第一动态触发器与所述第二动态触发器之间的至多两个逻辑级。
发明专利
CN200980132647.7
2009-08-21
CN102132493A
2011-07-20
H03L7/193(2006.01)I
高通股份有限公司
威廉·弗雷德里克·艾勒斯科
美国加利福尼亚州
北京律盟知识产权代理有限责任公司 11287
宋献涛
美国;US
一种经配置用于在高频下操作的多模分频器(MMD)电路,其包含:多个二分频或三分频单元的级联,所述级联对输入时钟信号进行分频以产生脉冲信号;以及脉冲展宽电路,所述脉冲展宽电路延长所述脉冲信号的持续时间,从而输出输出时钟信号;其中所述二分频或三分频单元的级联及所述脉冲展宽电路是使用全摆幅互补金属氧化物半导体(CMOS)电路来实施;且其中所述MMD电路经配置用于至少4GHz的操作频率。