一种50%占空比的高速宽范围多模可编程分频器
一种50%占空比的高速宽范围多模可编程分频器,包括由相互级联的基本分频单元和用于拓展分频比范围的一系列或门所组成的主分频级,还包括由一DFF触发器单元构成的2分频级,主分频级中第一级基本分频单元为2/3/4分频单元,其余为2/3分频单元,主分频级中第二级基本分频单元的模式控制信号输出端输入DFF触发器单元的触发信号端,DFF触发器单元的Q端输出分频器的最后输出f<sub>out</sub>。本发明电路结构简单,功耗低,输出信号具有低抖动特性,效果好,控制输出信号占空比至50%,偶数分频时,输出占空比为50%;奇数分频时,最差情况下输出占空比为44.4%,随着分频比的增大,输出占空比越接近50%。
发明专利
CN200810155835.9
2008-10-10
CN101399540
2009-04-01
H03K23/66(2006.01)I
东南大学
吴建辉;王声扬;李 红;张 萌;吉新村;黄福青;姜茗钟;王 昊;曲子华
211109江苏省南京市江宁开发区东南大学路2号
南京天翼专利代理有限责任公司
黄明哲
江苏;32
1、一种50%占空比的高速宽范围多模可编程分频器,包括由相互级联的基本分频单元和用于拓展分频比范围的一系列或门所组成的主分频级(10),其特征是主分频级(10)的第一级基本分频单元为2/3/4分频单元(11),还包括由一DFF触发器单元(13)构成的2分频级,主分频级(10)中第二级基本分频单元即2/3分频单元(12)的模式控制信号输出端输入DFF触发器单元(13)的触发信号端(clk),并且采用下降沿触发方式,DFF触发器单元(13)的<overscore>Q</overscore>端连接到D端将触发信号(clk)2分频,<overscore>Q</overscore>端信号还输入主分频级(10)中第一级基本分频单元的模式控制信号端,控制第一级基本分频单元的工作模式,DFF触发器单元(13)的Q端输出分频器的最后输出fout。