FIR数字滤波器组的低复杂度实现方法及装置
本发明涉及FIR数字滤波器组的低复杂度实现方法及装置,该方法按以下步骤进行操作:根据滤波器组内多个相似滤波器共有的内核,构造滤波器组的一个内核滤波器;根据组内各滤波器与所述内核滤波器对应的线性卷积关系,对抽头延迟线得到的原输入向量进行转换,构造针对内核滤波器的多个新输入向量;滤波器组共享内核滤波器的加权求和单元,通过时分复用实现组内滤波器各自的滤波运算。FIR数字滤波器组实现装置包括抽头延迟线单元、向量转换单元、选通单元、内核滤波器加权求和单元、内核滤波器并行输出单元。本发明最大限度复用占用资源较多的内核滤波运算结构,有效降低了FIR数字滤波器组硬件实现的复杂度,提高了系统的灵活性和适用性。
发明专利
CN200810119064.8
2008-08-28
CN101340182
2009-01-07
H03H17/06(2006.01)I
清华大学
彭克武;刘在爽;杨知行;宋 健;符 剑
100084北京市海淀区清华园北京100084-82信箱
北京路浩知识产权代理有限公司
张国良
北京;11
1、FIR数字滤波器组的低复杂度实现装置,该FIR数字滤波器组包括M个N阶FIR数字滤波器,其中M大于等于2,其特征在于,该装置包括:时钟源单元,提供f和M·f两种频率的时钟;抽头延迟线单元,在时钟源单元提供的频率为f的时钟驱动下,将输入信号x[n]进行延时得到输入延时信号x[n-m],表示为