LDPC译码方法及译码器
一种低密度奇偶校验码译码方法,包括步骤:对变量节点到校验节点mv2c信息以及校验节点消息Qc进行初始化;利用变换函数F(x)的反函数F<sup>-1</sup>(x),通过迭代来计算变量节点n以及校验节点m;进行后验信息计算和判决输出,其中,对所述反函数F<sup>-1</sup>(x)进行累加求和,并对累加求和的结果进行近似处理。利用本发明,能够在FPGA或硬件电路中实现LDPC码译码中有关变换函数的计算,提高了系统性能。
发明专利
CN200810091842.7
2008-04-03
CN101552612
2009-10-07
H03M13/11(2006.01)I
三星电子株式会社%北京三星通信技术研究有限公司
黄周松;白 伟
韩国京畿道
中科专利商标代理有限责任公司
戎志敏
韩国;KR
1.一种低密度奇偶校验码译码方法,包括步骤:对变量节点到校验节点mv2c信息以及校验节点消息Qc进行初始化;利用变换函数F(x)的反函数F-1(×),通过迭代来计算变量节点n以及校验节点m;进行后验信息计算和判决输出,其中,对所述反函数F-1(x)进行累加求和,并对累加求和的结果进行近似处理。