半导体集成电路及其布局方法
本发明提供一种半导体集成电路及其布局方法。内部电路(151)仅与内部信号收发两用电路(102)之间存在定时限制,与外部信号接收用电路(101)之间不存在定时限制。因此,外部信号接收用电路(101)可实现不受内部电路(151)的定时限制的影响的布局配置。由此,外部信号接收用电路(101)可实现如缩短外部信号接收用电路(101)与外部时钟端子(154)的距离、以及外部信号接收用电路(101)与外部数据端子(155)的距离,使得能够满足存在于外部信号接收用电路(101)与外部时钟端子(154)或外部数据端子(155)之间的定时限制,从而能够容易满足在AC时钟信号与AC数据信号之间产生的定时限制。
发明专利
CN200780003340.8
2007-07-25
CN101375503
2009-02-25
H03K19/0175(2006.01)I
松下电器产业株式会社
中村明博
日本大阪府
北京市金杜律师事务所
王茂华
日本;JP
1.一种半导体集成电路,具有用于从外部输入AC时钟信号和AC数据信号的电路,其特征在于,包括:接收从上述半导体集成电路的外部输入的AC数据信号的外部信号接收用电路;接收在上述半导体集成电路的内部电路中产生的信号、和/或向上述内部电路发送信号的内部信号收发两用电路;用于将上述外部信号接收用电路的输出信号作为上述内部信号收发两用电路的输入信号来传送的数据信号布线;以及用于向上述外部信号接收用电路和上述内部信号收发两用电路提供从上述半导体集成电路的外部输入的AC时钟信号的AC时钟信号布线。