半导体输入输出控制电路
在同步型半导体器件(250)中,由时钟输入I/O(260)、时钟控制信号输入I/O(270)、信号变化检测电路(280)来构成输入输出控制电路。时钟输入I/O(260)由具有较大阈值的第一输入缓冲器(264)、具有较小阈值的第一输入缓冲器(266)、以及输入选择器(268)构成。信号变化检测电路(280)控制输入选择器(268),使得其通常选择第一输入缓冲器(264)的第一输入,仅在检测到时钟控制信号(279)的逻辑电平从非激活电平变化到激活电平时,暂时选择第二输入缓冲器(266)的第二输入。
发明专利
CN200780001493.9
2007-07-10
CN101361270
2009-02-04
H03K19/0175(2006.01)I
松下电器产业株式会社
丸子彰;口西淳一
日本大阪府
北京市金杜律师事务所
王茂华
日本;JP
1.一种半导体输入输出控制电路,其位于半导体器件中,具有向与外部时钟信号同步工作的同步型半导体器件同时提供上述外部时钟信号和外部时钟控制信号的功能,其中上述外部时钟控制信号表示是否正在提供上述外部时钟信号,上述输入输出控制电路的特征在于,包括:生成基本时钟信号的时钟生成电路;生成具有第一逻辑电平和第二逻辑电平的时钟控制信号的控制信号生成电路,其中上述第一逻辑电平表示已停止提供上述外部时钟信号,上述第二逻辑电平表示正在提供上述外部时钟信号;用于根据上述时钟控制信号来输出上述外部时钟控制信号的控制信号输出机构;使用上述时钟控制信号来屏蔽上述基本时钟信号的时钟屏蔽电路;检测上述时钟控制信号的逻辑电平从上述第一逻辑电平变化到上述第二逻辑电平的信号变化检测电路;以及根据上述时钟屏蔽电路的输出即已被屏蔽的时钟信号来输出上述外部时钟信号,并且在上述信号变化检测电路检测到上述时钟控制信号的逻辑电平从上述第一逻辑电平变化到上述第二逻辑电平时,暂时修正上述已被屏蔽的时钟信号的波形并输出上述外部时钟信号的时钟输出机构。