一种可提高电源抑制比的D类功率放大器电路
本实用新型涉及一种可提高电源抑制比的D类功率放大器电路,包括D类功率放大器及其驱动电路、电源,其特征在于:该电路还包括一压控延时电路以及一逻辑运算电路,输入信号并接压控延时电路的输入以及逻辑运算电路的一输入端,压控延时电路的输出接逻辑运算电路的另一输入端,逻辑运算电路的输出经功率放大器驱动电路后接D类功率放大器。其中,所述的压控延时电路为输出级的电源电压供电的线性延时电路;所述的逻辑运算电路为或门运算电路;所述的D类功率放大器为MOSFET功率开关管。本实用新型电路能有效提高电源抑制比,而且结构简单、稳定性高。
实用新型
CN200620047413.6
2006-11-01
CN200962579
2007-10-17
H03F3/217(2006.01)I
捷顶微电子(上海)有限公司
许 刚
201203上海市浦东新区张江高科技园区春晓路149号主楼1楼
上海光华专利事务所
余明伟
上海;31
1、一种可提高电源抑制比的D类功率放大器电路,包括D类功率放大器及其驱动电路、电源,其特征在于:该电路还包括一压控延时电路以及一逻辑运算电路,输入信号并接压控延时电路的输入以及逻辑运算电路的一输入端,压控延时电路的输出接逻辑运算电路的另一输入端,逻辑运算电路的输出经功率放大器驱动电路后接D类功率放大器。