Turbo译码器及其实现方法
一种Turbo译码器,包括改进的MAP译码器、交织器和去交织器,还包括解复用模块,将码率为1/2、1/3或1/4的并行级联卷积码分解输出五路信息比特,未编码信息比特、编码校验比特Y<sub>0k</sub>、Y<sub>1k</sub>输入第一MAP译码器,从第二MAP译码器的软判决输出经第一去交织器更新的后验信息比特Z<sub>k</sub>反馈到第一MAP译码器,此过程可重复三至八次。本发明利用改进的MAP译码器,实现了改进的MAP译码算法,从而减少了Turbo译码器中MAP译码器的数量。
发明专利
CN01107463.9
2001-01-18
CN1328384
2001-12-26
H03M13/23
深圳市中兴集成电路设计有限责任公司
王锦山
518058广东省深圳市南山区麒麟路1号科技创业服务中心九楼
深圳睿智专利事务所
陈鸿荫
广东;44
权利要求书1.一种Turbo译码器,包括MAP译码器、交织器和去交织器,其特征在于:还包括解复用模块(10),译码器的输入信号,即码率为1/2、1/3或1/4的并行级联卷积码通过解复用模块(10)输出五路信息比特,分别为未编码信息比特Xk和编码校验比特Y0k、Y1k、Y0k’、Y1k’;所述未编码信息比特、编码校验比特Y0k、Y1k输入第一MAP译码器(21);第一MAP译码器将更新后外部信息比特Zk’经过第二交织器(32)后,作为第二MAP译码器的先验信息(22),送入第二MAP译码器(22);第二MAP译码器(22)还接收经第一交织器模块(31)更新过的未编码信息比特Xk’和编码校验比特Y0k’、Y1k’;从第二MAP译码器(22)的软判决输出经去第一交织器(41)更新的外部信息比特Zk,作为第一MAP译码器(21)的先验信息,反馈到第一MAP译码器(21),此过程可重复三至八次,最后从第二MAP译码器(22)输出λk经第二去交织器更新后,输入最后一级硬判决模块输出译码信号。