一种能抑制时钟低频漂移的数字锁相环方法
一种能抑制时钟低频漂移的数字锁相环方法,涉及通讯传输领域的时钟锁相环,此方法先采用较高的比相频率,锁相环参数设置成较高的比例系数,较低的积分系数快速捕捉输入时钟,若当前时钟已接近锁定,则采用较低比相频率,较低的比例系数,较高的积分系数,继续捕捉输入时钟源;若当前时钟已经锁定,则置慢跟踪标志,并继续采用较低比相频率、较低的比例系数和较高的积分系数跟踪输入时钟源;根据得到的鉴相差值计算出相应的数模转换值,控制压控振荡器。
发明专利
CN00119876.9
2000-08-31
CN1325186
2001-12-05
H03L7/08
深圳市中兴通讯股份有限公司
何赵钢
518057广东省深圳市南山区高新技术产业园科技南路中兴通讯大厦法律部
广东;44
权利要求书1、一种能抑制时钟低频漂移的数字锁相环方法,包括以下步骤:1)锁相环开始后,首先判断当前是否处于慢跟踪状态,如果是,则检测相差,执行步骤5);如果不是,则开始快速捕捉,即采用4000~16000的比相频率,锁相环参数设置成2000~10000的比例系数,0.000001~0.0001的积分系数;2)循环读取输入基准源与输出时钟之间的相位差,每一次与相邻上次基准源与输出时钟之间的相位差作比较,得出鉴相差值;3)根据鉴相差值来判断时钟是否接近锁定;如果还没有接近锁定,则继续捕捉,即根据得到的鉴相差值计算出相应的数模转换值(DA),转换成模拟电压后去控制压控振荡器(VCXO),并返回;如果当前时钟已经接近锁定,则采用8~32比相频率,锁相环参数也设置成100~500的比例系数,0.01~1的积分系数,继续捕捉输入时钟源;4)判断是否已经锁定;如果还没有锁定,则继续捕捉,即根据得到的鉴相差值计算出相应的数模转换值(DA),转换成模拟电压后去控制压控振荡器(VCXO),并返回;如果当前时钟已经锁定,则置慢跟踪标志,并继续采用8~32比相频率、100~500的比例系数和0.01~1的积分系数,进行跟踪输入时钟源;5)判断时钟是否失锁;如果没有失锁,则继续捕捉,即根据得到的鉴相差值计算出相应的数模转换值(DA),转换成模拟电1