基于FPGA的高斯噪声数字调频算法研究与实现
为了解决传统产生噪声调频信号方式存在稳定性差、控制精度不高、不能进行实时处理的缺点,提出一种基于FPGA(可编辑门阵列)的高斯噪声数字调频算法.此方法中高斯白噪声随机变量的产生是通过正态分布的可加性实现的,调频功能通过DDS实现,产生的信号相干性和可控性都非常严格,整个系统在FPGA(数字频率合成器)上调试完成.测试结果表明,此系统具有运算量小、速度快、可在线升级和可配置的优点,产生噪声数字调频信号不受外界环境的影响.
FPGA、噪声调频信号、DDS
34
TN975
河南省高等学校重点科研项目;郑州铁路职业技术学院校级教育教学改革研究与实践项目;郑州铁路职业技术学院校级现代学徒制项目;郑州铁路职业技术学院校级产业学院建设项目
2023-05-06(万方平台首次上网日期,不代表论文的发表时间)
共5页
38-41,44