10.3969/j.issn.1671-6841.2003.02.011
FPGA内部时钟系统间的FIFO数据接口
在现场可编程逻辑芯片的设计过程中,不同模块之间的数据接口,尤其是不同时钟系统的各个模块之间的数据接口是系统设计的一个关键.用异步FIFO模块来实现接口,接口双方都在自己时钟的同步下进行工作,它们之间不需要互相握手,只需跟接口FIFO模块进行交互就可以了,即向接口FIFO模块中写入数据或从FIFO模块中读出数据.用这样一个缓冲FIFO模块实现FPGA内部不同时钟系统之间的数据接口,使设计变得非常简单和容易.所用的FIFO接口是XILINX公司提供的IP核,经过充分测试和优化,系统运行稳定,占用的FPGA内部资源也非常少.
现场可编程门阵列(FPGA)、先进先出(FIFO)、多时钟系统
35
TP320.1(计算技术、计算机技术)
2003-10-31(万方平台首次上网日期,不代表论文的发表时间)
共4页
38-41