10.11817/j.issn.1672-7207.2019.07.014
多核微处理器体系结构级功耗模型分析
利用FT-SHSim模拟工具平台,对主流的微处理器核心模型SMT(同步多线程,simultaneous multithreading)和MSS(适度超标量,moderate superscalar)进行建模.采用先进CMOS工艺,在体系结构级进行功耗评估的模拟实验,得到不同微处理器结构的工艺需求和不同工艺下同微处理器结构可以实现的性能及所需的规模,为微处理器设计的早期阶段提供工艺需求与实现方法的参考价值,从而实现提高设计质量、缩短设计周期、加快设计收敛的目的.研究结果表明:在最小线宽为22 nm的工艺下,128核SMT处理器模型峰值功耗为116 W,64核MSS处理器峰值功耗为161 W.
多核处理器、体系结构级、峰值功耗、工艺模拟器
50
TP332(计算技术、计算机技术)
国家自然科学基金资助项目61832018
2019-08-22(万方平台首次上网日期,不代表论文的发表时间)
共8页
1611-1618