高精度音频多位sigma-delta调制器设计
设计一个内部采用4位量化器的二阶单环多位sigma-delta调制器.为解决反馈回路中多位DAC元件失配导致的信号谐波失真问题,该sigma-delta调制器采用CLA(Clocked averaging algorithm)技术提高多位DAC的线性度,同时采用动态频率补偿技术增加积分器的稳定性.调制器信号频率带宽为24 kHz,过采样率(OSR)为128,采用尺寸为0.5 μm的CMOS工艺,工作电压为5 V.测试结果表明:在输入信号频率为20 kHz时,信噪比(SNR)达103 dB,调制器输出信号无杂波动态范围为102 dB;整个调制器功耗为87 mW,芯片总面积为2.56 mm2.
sigma-delta调制器、开关电容积分器、高精度、多位
41
TN432(微电子学、集成电路(IC))
国家自然科学基金;国家高技术研究发展计划(863计划)
2010-07-08(万方平台首次上网日期,不代表论文的发表时间)
共8页
592-599