10.3969/j.issn.1002-8935.2010.05.009
基于FPGA的记忆多项式数字预失真器的实现
介绍了一种基于FPGA的记忆多项式数字预失真器的实现.首先,通过间接学习结构采用LMS算法提取记忆多项式系数;其次,变换记忆多项式的形式,构造易于FPGA实现的基于查找表(LUT)的预失真单元;最后给出了顶层模块图及实验结果,结果充分表明了该预失真器的有效性.
数字预失真、非线性、记忆效应、记忆多项式、功率放大器
TN722(基本电子电路)
2011-03-16(万方平台首次上网日期,不代表论文的发表时间)
共4页
30-32,43