10.3969/j.issn.1671-2714.2005.02.029
基于可编程逻辑器件的DDS设计
给出了基于FPGA芯片的直接数字频率合成器(DDS)的设计方法,利用FPGA的高速、高性能及可重构性,根据需要可方便地实现各种比较复杂的调频、调相和调幅功能,在现代通信系统中具有良好的实用性.
直接数字频率合成器、现场可编程门阵列(FPGA)、相位累加器、数/模转换器
5
TN74(基本电子电路)
2005-04-21(万方平台首次上网日期,不代表论文的发表时间)
共4页
110-113
点击收藏,不怕下次找不到~
10.3969/j.issn.1671-2714.2005.02.029
直接数字频率合成器、现场可编程门阵列(FPGA)、相位累加器、数/模转换器
5
TN74(基本电子电路)
2005-04-21(万方平台首次上网日期,不代表论文的发表时间)
共4页
110-113
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn