10.3785/j.issn.1008-973X.2015.01.008
基于FPGA和CMOS传感器的三维高清实时视频系统
利用现场可编程门阵列(FPGA)高速和并行处理的特点,结合高清CMOS图像传感器,设计基于FPGA的三维高清实时视频处理系统,分析CMOS图像传感器的配置方法以及两路CMOS图像数据的输出处理和图像数据的Bayer格式转换算法.研究并实现了基于FPGA的DDR2 SDRAM分时读写操作的处理方法,实现720像素/120 Hz三维高清视频图像的实时显示.视频显示清晰稳定,系统延时约为1/30秒.
CMOS图像传感器、现场可编程门阵列(FPGA)、Bayer图像转换、三维格式显示
49
TB863(摄影技术)
国家“十二五”科技支撑计划资助项目2012BAI14B06
2015-03-18(万方平台首次上网日期,不代表论文的发表时间)
共7页
47-53