10.3785/j.issn.1008-973X.2013.09.007
音频Delta-Sigma数模转换器中高性能数字前端模块设计
为适应现代便携式音频设备高音质、微型化与低功耗的要求,提出一种面积优化的高精度delta-sigma数模转换器数字前端模块设计.采用改进型公共子式消除(CSE)算法构建有限冲击响应(FIR)内插滤波器,增加公共子式的利用率,以降低系统硬件开销与芯片面积;并采用一种新型双向循环移位数据加权平均(DCS-DWA)技术,可在不引入寄生音调的前提下抑制三阶四比特量化Delta-Sigma调制器的匹配误差,提高了系统的信噪失真比(SNDR).该模块在中芯国际0.18 μm 1P6M标准CMOS工艺下流片,核心芯片面积为0.42 mm2,峰值SNDR与动态范围(DR)分别达到103.2 dB和104.4 dB.在1.SV电源电压下,系统功耗为0.12 mW.以上结果表明主要的设计目标均已实现.
数模转换器、内插滤波器、delta-sigma调制器、数据加权平均
47
TN453(微电子学、集成电路(IC))
国家自然科学基金资助项目60906012
2013-11-01(万方平台首次上网日期,不代表论文的发表时间)
共7页
1559-1565