10.3969/j.issn.1001-8972.2006.01.049
一种基于FPGA的新型误码测试仪的设计与实现
本文设计实现了一种用于测量基带传输信道的误码仪,阐述了主要模块的工作原理,提出了一种新的积分鉴相同步时钟提取的实现方法,此方法能够提高同步时钟的准确度,从而提高误码测量精度.
误码测试仪、FPGA、鉴相器、数字锁相环
TP3(计算技术、计算机技术)
2006-03-30(万方平台首次上网日期,不代表论文的发表时间)
共1页
62
点击收藏,不怕下次找不到~
10.3969/j.issn.1001-8972.2006.01.049
误码测试仪、FPGA、鉴相器、数字锁相环
TP3(计算技术、计算机技术)
2006-03-30(万方平台首次上网日期,不代表论文的发表时间)
共1页
62
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn