10.3969/j.issn.1671-0576.2020.01.009
基于FPGA的1553B总线编解码模块的设计与改进
针对现有1553B总线编解码器结构设计复杂、编解码实时性较差的问题,提出了一种改进的编解码方法.利用寄存器按位进行曼彻斯特编码,提高了整体的编码效率.利用移位寄存器对同步头进行匹配,实现了快速解码.仿真结果表明:该设计简化了编解码逻辑,完整实现了1553B总线的编解码功能.
1553B总线、曼彻斯特码、同步头检测、编码解码
41
TN919
2020-09-01(万方平台首次上网日期,不代表论文的发表时间)
共5页
44-47,53