10.19557/j.cnki.1001-9944.2020.01.013
基于FPGA的实时双目图像采集与预处理系统设计
针对目前智能交通监控系统中动态目标数据量大、噪声干扰多、实时性要求高等问题,设计了基于FPGA的实时双目图像采集与预处理系统.利用FPGA的并行特性和流水线技术,实时采集双通道图像数据,且通过DDR3 SDRAM缓存,再将其用拼接方式输出显示;采用像素排序流水线操作,实现了基于FPGA的并行中值滤波算法,提高了算法处理速度.试验结果表明,所设计的双目图像采集与预处理系统能够实现图像的实时采集与显示,并能快速地进行图像降噪处理.
双目图像采集、图像预处理、并行中值滤波、现场可编程门阵列、DDR3 SDRAM、I2C总线
35
TP391(计算技术、计算机技术)
2020-04-10(万方平台首次上网日期,不代表论文的发表时间)
共5页
58-61,75