10.3969/j.issn.1001-9944.2019.02.009
基于FPGA的硬件测试电路设计
以FPGA为核心的集成电路技术发展迅猛, 使得FPGA的应用已经从通信基础设备这一非常窄的领域迅速扩展到了非常广泛的应用领域.从软件和硬件2个部分研究设计了基于FPGA的硬件测试电路.硬件部分主要由锁相环模块、计数器模块、防抖电路模块以及译码模块组成;软件部分利用QuartusⅡ软件并结合EDA开发工具对各模块进行编译、逻辑综合, 完成仿真测试工作;通过PCB板对整个硬件电路实测.仿真及实测结果表明, 该硬件测试电路实现了预期设计功能, 各项性能满足设计要求.
硬件电路、测试技术、FPGA、仿真测试
34
TN791(基本电子电路)
2019-06-12(万方平台首次上网日期,不代表论文的发表时间)
共4页
35-37,50