10.19557/j.cnki.1001-9944.2018.04.020
高性能嵌入式并行计算架构的研究
针对互联网信息时代嵌入式系统难以满足处理大规模、海量数据的需求这一现状,分析当前嵌入式系统架构研究现状,明确了对嵌入式系统快速性、实时性、低功耗、小型化的迫切需求,提出了基于FPGA+DSP的高性能嵌入式并行计算架构.该架构充分利用FPGA灵活的时序控制,实现对大容量数据实时的存读取和数据的预处理;在多核DSP内设计改进OpenMP并行架构,实现对数据的高速处理.在该并行架构下对算法进行优化、仿真和分析,结果证明架构的可行性和算法的有效性.
嵌入式系统、并行架构、高性能计算、多核DSP、FPGA、OpenMP
33
TP368.1(计算技术、计算机技术)
国家自然科学基金项目61403355;国家科技重大专项项目2017ZX01013101-002
2018-07-18(万方平台首次上网日期,不代表论文的发表时间)
共5页
87-90,99